目录
quartus 13.1 自带仿真
一:编写激励文件
激励文件有波形文件(Waveform)以及HDL激励文件(TestBench)两种。前者通过编辑波形界面形成波形文件,后者通过编写代码形式形成激励源。波形文件直观方便,HDL激励文件更为灵活。后文以编写代码形式形成激励源进行描述。
点击Quartus II 主界面的processing->start->start TestBench Template Writer 选项生成模块测试文件(XX.vt),该文件自动存储在“工程目录\simulation\modelsim”。在工作去打开该文件,并根据仿真需求编写该文件。
二:将激励文件添加到工程
点击Quartus II->Settings,弹出对话框,如下图所示
选中并单击Simulation 选项,打开仿真工具选项设置界面。在tool name 下拉菜单中选中modelsim-altera 工具;在format for output netlist 下拉菜单中选中verilog HDL;选中Compile TestBench 单选按钮,并单击Test Benches按钮弹出test benches 设置对话框如下所示。
单击new按钮打开新建激励文件设置对话框,如下图所示,并按下图设置相应选项
图中所示的1,2名字需对应相同。
注:在Test bench and simulation files 区域中,单击add按钮可添加工程仿真目录下的激励文件,单击ok按钮完成参数设置并返回到激励文件对话框界面,继续单击ok按钮完成仿真工具参数设置。
三:quartus关联仿真软件Modelsim
依次单击tools->Options菜单,在弹出的软件设置对话框依次单击General->EDA Tools->Options 即可弹出集成工具选项设置对话框。
在如下图所示,设置Modelsim-Altera对应的安装路径(根据Modelsim的安装路径进行设置),即可将Modelsim集成在Quartus II中。
返回Quartus II 主界面,依次点击Tools->Run Simulation Tool ->RTL Simulation 选项,启动Modelsim软件进行仿真测试。