计组头哥实验 第1关 8位可控加减法电路设计

实验目的

学生掌握一位全加器的实现逻辑,掌握多位可控加减法电路的实现逻辑,熟悉 Logisim 平台基本功能,能在 logisim 中实现多位可控加减法电路。

实验内容

在 logisim 模拟器中打开 alu.circ 文件,在对应子电路中利用已经封装好的全加器设计 8 位串行可控加减法电路,用户可以直接使用在电路中使用对应的隧道标签,应该对加法减法过程中的有符号运算进行溢出判断,给出有符号溢出信号 OF ,和进位输出 Cout 。

电路框架

alu.circ

电路引脚

信号 输入/输出 位宽 说明
X 输入 8位 加数/被减数
Y 输入 8位 加数/减数
Sub 输入 1位 运算控制位 1:减法 0:加法
S 输出 8位 运算结果 和/差
Cout 输出 1位 进位输出
OF 输出 1位 有符号运算溢出检测位

电路测试

完成实验后利用文本编辑工具打开 alu.circ 文件,将所有文字信息复制粘贴到 educoder 平台的 alu.circ 文件中,再点击评测按钮即可进行本关测试,平台会对你设计的电路进行自动测试,为方便测试,请勿修改子电路封装,本关测试用例如下:
X Y Sub S Cout OF
10 21 0 31 0 0
7f 02 0 81 0 1
ff fe 0 fd 1 0
81 82 0 03 1 1
10 df 1 31 0 0
7f fe 1 81 0 1
ff 02 1 fd 1 0
81 7e 1 03 1 1

常见问题

Cout一直悬空,估计是没有接这个引脚。

开始你的闯关任务吧,升级打怪中….
计组头哥实验 第1关 8位可控加减法电路设计

上一篇:第二章 进程的描述与控制(二)----->本章重点


下一篇:Educoder 单周期MIPS CPU设计