《CMOS集成电路后端设计与实战》——3.5 标准单元设计EDA工具

本节书摘来自华章出版社《CMOS集成电路后端设计与实战》一 书中的第3章,第3.5节,作者:刘峰,更多章节内容可以访问云栖社区“华章计算机”公众号查看。

3.5 标准单元设计EDA工具

全定制设计实现过程中需要一系列的后端工具,这些工具来自不同的EDA公司,大部分工具在第2章中都有相应的介绍。本节只列出后续全定制实战章节中所使用的主要工具。
1)版图设计工具——Virtuoso Layout Editor。该软件是后续全定制实战章节中用于版图实现所需要使用的工具,该工具也是全定制设计的主要版图编辑工具,也是业界最常用的版图设计工具之一。
2)电路设计工具——Virtuoso Schematic Composer。该软件是后续全定制实战章节中用于电路设计时所需要使用的工具,该工具也是业界最常用的电路设计工具之一。
3)DRC、ERC工具——Hercules Explorer DRC。该软件是后续全定制实战章节中用于版图物理设计检查的工具,该工具也是业界最常用的物理验证工具之一。
4)LVS工具——Hercules Hierarchical Design Verif?ication。该软件是后续全定制实战章节中用于版图与网表物理等价性检查的工具,该工具也是全定制设计中的主要版图物理验证工具,也是业界最常用的物理验证工具之一。
5)RC寄生参数提取工具——Star RCXT。该软件是后续全定制实战章节中用于物理版图寄生参数提取的工具,该工具也是业界最常用的物理版图寄生参数提取工具之一。
6)电路仿真分析工具——Virtuoso Spectre Circuit Simulator。该软件是后续全定制实战章节中用于电路仿真分析的工具,该工具也是业界最常用电路仿真分析的工具之一。
7)时序特性提取工具——SignalStorm Library Characterizer。该软件是后续全定制实战章节中用于时序特性提取的工具,该工具也是业界最常用时序特性提取工具之一。目前该工具已经集成到Encounter Timing System工具中,但是工作流程基本没有变化。
8)物理特性提取工具——Abstract Genetrator。该软件是后续全定制实战章节中用于物理特性提取的工具,该工具也是业界最常用物理特性提取工具之一。

上一篇:分享几篇文章(PDF版)


下一篇:dubbo源码分析第二十二篇一dubbo负载均衡-ConsistentHashLoadBalance及一致性hash算法