allegro新建一个PCB工程并导入器件2023-10-26 13:53:16 allegro新建一个PCB工程并导入器件 一、生成网表文件 原理图DRC通过之后就可以生成网表文件了 注意 :网络名、位号和Value值如果有非法字符,在网表导入PCB时会报错;除了数字,字母,中杆和下滑杠,其余字符在封装名称里面均属于非法字符,包括空格和中文! 1.选中 .dsn文件,再选中Tools选型的Creat Netlist选项 2.弹出的界面中,输出路径默认是在工程的路径的allegro文件夹 如果没有这个文件夹,点击“是”,自动生成一个allegro文件夹 创建完成后命令栏会提示完成 二、创建PCB 1.打开PCB Editor,选择File–>New 2.创建PCB工程,Drawing Name 手动添加保存路径和工程名,Drawing Type选择Board,然后点击ok 3.在界面右侧选择Options 点击右上角最左边的小图标将界面固定 选择Outline,并将左边复选框选中,在选中前可以将鼠标放在复选框上,右键修改Outline的颜色 4.在界面左边选择直线或者矩形画出板框 三、添加封装路径 1.Setup选项选择 User Preferences 2.弹出的界面按如下设置,并点击value选项添加padpath和psmpath的路径,注意这两个路径是同一个封装路径,添加完成后点击Apply,并点击ok关闭 四、导入网表 1.File–>Export–>Logic 2.选中Design entry CIS(Capture),添加网表路径,最后点击Import Cadence 导入成功,命令栏有提示信息 3.放置器件 Place–>Quickplace 如下可以看到放置的器件个数,可以跟BOM的数量对比,看有没有少器件 点击Place放置所有器件 上一篇:Allegro的覆铜下一篇:Allegro 为无网络的pin创建并添加网络