4.2.5.1 WCK2CK Leveling Mode (write-leveling called in LPDDR4)
先 to drive WCK_t LOW and WCK_c High,tWCKL时间。需要维持tWLWCKON时间。
设置M18进入WCK2CK Leveling,WCK to CK frequency ratio must be 2:1。模式打开tWLMRD时间。
Toggle WCK signal 8。= tWCKTGGL
关系不像之前使用一个采样,都可能用,所以8次,DDR内部实现,早了就低,迟了就高。
像之前一样tWLO参数之后反馈到DQ上。