ARM架构和编程-4

ARM中断异常处理:

ARM系统中止品种:按中断处理降序排列优先级:重置、数据访问中止、高速中断请求、外部中断请求、预取中止、令、软件中断。

ARM体系中的异常中断向量表:

0x0 复位

0x4 没有定义指令

0x8 软件中断(SWI)

0x0c 预取指中止

0x10 数据訪问中止

0x14 保留

0x18 外部中断请求(IRQ)

0x1c 高速中断请求(FIQ)

各异常中断相应着一定的处理器模式,不同处理器模式下有各自的物理寄存器。

假设异常中断处理程序中使用它自己的物理寄存器之外的其它寄存器,异常中断处理程序

必须保存和恢复这些寄存器。

进入和退出异常中断的过程:

进入中断的过程:

<1>将当前程序状态寄存器CPSR的内容保存到将要运行的异常中断相应的SPSR寄存器中。

<2>设置当前程序状态寄存器CPSR中对应的位。使处理器进入对应的运行模式;设置CPSR中的位。禁止IRQ中断。当进入FIQ模式时,禁止FIQ中断。

<3>将寄存器lr_mode设置成返回地址

<4>将程序计数器PC,设置成该异常中断的中断向量地址。从而跳转到对应的异常中断处理程序处运行。

上述的处理器对异常中断的响应过程能够用例如以下的伪代码描写叙述:

R14_<exception_mode> = return_link

SPSR_<exception_mode> = CPSR

CPSR[4:0] = exception_mode_number

/*当执行于ARM状态时*/

CPSR[5] = 0

/*当对应的FIQ异常中断时,禁止新的FIQ中断*/

if <exception_mode> == reset or FIQ then

CPSR[6] = 1

/*禁止新的IRQ中断*/

CPSR[7] = 1

PC = exception_vector_address

响应复位异常中断:当处理器的复位引脚有效时。处理器中止当前指令。当处理器的复位引脚变成无效时,处理器開始运行以下的操作:

R14_svc = UNPREDICTABLE value

SPSR_svc = UNPREDICTABLE value

/*进入特权模式*/

CPSR[4:0] = 0b10011

/*切换到ARM状态*/

CPSR[5] = 0

/*禁止新的FIQ中断*/

CPSR[6] = 1

/*禁止新的IRQ中断*/

CPSR[7] = 1

if high_vectors_configured then

PC = 0xFFFF0000

else

PC = 0x00000000

响应没有定义指令异常中断:处理器检測到没有定义指令异常时,处理器開始运行以下的操作:

R14_und = address_of_next_instruction_after_the_undefined_instruction

SPSR_und = CPSR

/*进入没有定义指令异常中断模式*/

CPSR[4:0] = 0b11011

/*切换到ARM状态*/

CPSR[5] = 0

/*禁止新的IRQ中断*/

CPSR[7] = 1

if high_vectors_configured then

PC = 0xFFFF0004

else

PC = 0x00000004

响应SWI异常中断:处理器检測到SWI异常时,处理器開始运行以下的操作:

R14_svc = address_of_next_instruction_after_the_SWI_instruction

SPSR_svc = CPSR

/*进入特权模式*/

CPSR[4:0] = 0b10011

/*切换到ARM状态*/

CPSR[5] = 0

/*CPSR[6]不变*/

/*禁止新的IRQ中断*/

CPSR[7] = 1

if high_vectors_configured then

PC = 0xFFFF0008

else

PC = 0x00000008

响应预取指中止异常中断:处理器检測到预取指中止异常时,处理器開始运行以下的操作:

R14_abt = address_of_the_aborted_instruction + 4

SPSR_abt = CPSR

/*进入预取指中止异常中断模式*/

CPSR[4:0] = 0b10111

/*切换到ARM状态*/

CPSR[5] = 0

/*CPSR[6]不变*/

/*禁止新的IRQ中断*/

CPSR[7] = 1

if high_vectors_configured then

PC = 0xFFFF000C

else

PC = 0x0000000C

响应数据訪问中止异常中断:处理器检測到数据訪问中止异常时。处理器開始运行以下的操作:

R14_abt = address_of_the_aborted_instruction + 8

SPSR_abt = CPSR

/*进入数据訪问中止异常中断模式*/

CPSR[4:0] = 0b10111

/*切换到ARM状态*/

CPSR[5] = 0

/*CPSR[6]不变*/

/*禁止新的IRQ中断*/

CPSR[7] = 1

if high_vectors_configured then

PC = 0xFFFF0010

else

PC = 0x00000010

响应IRQ异常中断:处理器检測到IRQ异常时,处理器開始运行以下的操作:

R14_irq = address_of_next_instruction_to_be_executed + 4

SPSR_irq = CPSR

/*进入IRQ异常中断模式*/

CPSR[4:0] = 0b10010

/*切换到ARM状态*/

CPSR[5] = 0

/*CPSR[6]不变*/

/*禁止新的IRQ中断*/

CPSR[7] = 1

if high_vectors_configured then

PC = 0xFFFF0018

else

PC = 0x00000018

响应FIQ异常中断:处理器检測到FIQ异常时。处理器開始运行以下的操作:

R14_fiq = address_of_next_instruction_to_be_executed + 4

SPSR_fiq = CPSR

/*进入FIQ异常中断模式*/

CPSR[4:0] = 0b10001

/*切换到ARM状态*/

CPSR[5] = 0

/*禁止新的FIQ中断*/

CPSR[6] = 1

/*禁止新的IRQ中断*/

CPSR[7] = 1

if high_vectors_configured then

PC = 0xFFFF001C

else

PC = 0x0000001C

退出中断的过程:从异常中断处理程序中返回包含下面两个基本操作

<1>将SPSR_mode寄存器的内容拷贝到当前程序状态寄存器CPSR中。以恢复被中断的程序的处理器状态。

<2>将lr_mode寄存器的内容拷贝到程序计数器PC中,以返回到发生异常中断的指令的下一条指令处运行。

对不同的异常中断。PC所指的位置是不同的,同一时候,返回地址也是不同的。

SWI和没有定义指令异常中断处理程序的返回:

SWI和没有定义指令异常中断是由当前运行的指令自身产生的。中断发生时,PC指向当前指令后的第2条指令,处理器将PC-4保存到异常模式下的lr_mode寄存器中,因此通过下面命令来实现返回:MOVS PC, LR 。当异常中断处理程序中使用了数据栈时。能够通过下面指令在进入中断处理程序时保存被中断程序的运行现场,在退出中断处理程序时恢复被中断程序的运行现场:

STMFD sp!, {reglist,lr}

;... ...

LDMFD sp!, {reglist,pc}^



IRQ和FIQ异常中断处理程序的返回:

IRQ和FIQ异常中断发生时,PC指向当前指令后的第3条指令。处理器将PC-4保存到异常模式下的lr_mode寄存器中,这时,PC-4指向当前指令后的第2条指令。因此通过下面命令来实现返回:SUBS PC, LR,#4 。

当异常中断处理程序中使用了数据栈时,能够通过下面指令在进入中断处理程序时保存被中断程序的运行现场,在退出中断处理程序时恢复被中断程序的运行现场:

SUBS LR, LR, #4

STMFD sp!, {reglist,lr}

;... ...

LDMFD sp!, {reglist,pc}^

将异常中断处理程序注冊到异常中断向量表中:

<1>使用跳转指令:在异常中断相应的向量表中特定的位置放一条跳转指令,直接跳转到该异常中断的处理程序。缺点:仅仅能在32M的空间内跳转


<2>的数据读出命令LDR:使用LDR至PC直付值。

第一步:第一绝对异常中断处理程序的地址被存储在距离向量4KB的范围内的存储单元;第二步骤:再利用LDR读单元的内容PC在。

上一篇:案例源码解读及思路:RabbitMQ在springboot中的配置


下一篇:如何理解主函数main中变量(int argc,char *argv[])的含义