【STM32】浅析STM32时钟树

基于STM32F429

四个源sources

        HSI:高速内部时钟

        HSE:高速外部时钟

        LSI:低速内部时钟

        LSE:低速外部时钟

源的衍生generation

        MainPLL:源自HSI/2或HSE的倍频

        PLLCLK:(主)锁相环时钟,源自MainPLL

 

        SYSCLK:系统时钟,源自HSI或HSE或PLLCLK

        HCLK:AHB时钟,源自SYSCLK的分频

        PCLK1:APB1时钟,源自HCLK的高速分频,挂接高速外设

        PCLK2:APB2时钟,源自HCLK的低速分频,挂接低速外设

 

        RTC:实时时钟,源自HSE的分频或LSE或LSI

        IWDG:看门狗时钟,源自LSI

 

        PLLI2S:与主锁相环同源

        PLLI2SQCLK:(I2S)锁相环时钟,源自PLLI2S_R

        I2SClock:I2S时钟,源自PPLI2SQCLK分频或外部时钟

 

        PLLSAI:与主锁相环同源

        PLLSAIQCLK:(SAI)锁相环时钟,源自PLLSAI_Q

        SAI-A/B Clock:SAI时钟,源自PLLI2S(_Q)CLK分频或PLLSAIQCLK分频或外部时钟

        

        PLLLCDCLK:LCD时钟,源自PLLSAI_R

        LCD-TFT Clock:LCD-TFT时钟,源自PLLLCKCLK

 

        MCO1:时钟信号输出,源自SYSCLK/PLLI2SCLK/HSE/PLLCLK的分频

        MCO2:时钟信号输出,源自HSE/HSI/LSE/PLLCLK的分频

graph

【STM32】浅析STM32时钟树

 

上一篇:STM8S自学笔记-004 时钟


下一篇:参照STM32时钟树配置STM32CubeMX Clock Configuration(STM32L011G4U6为例)